BPH0752N5MF2CA2
BPH0952N5BA2CA2
BPH0952N5MA2CA1
BPH0952N5MA2CA2
BPH0952N5MF2CA1
這里只介紹動態(tài)存儲器(DRAM)的工作原理。
動態(tài)存儲器每片只有一條輸入數(shù)據(jù)線,
而地址引腳只有8條。為了形成64K地址,必須在系統(tǒng)地址總線和芯片
地址引線之間專門設(shè)計一個地址形成電路。使系統(tǒng)地址總線信號能分時地加到8個地址的引腳上,
借助芯片內(nèi)部的行鎖存器、列鎖存器和譯碼電路選定芯片內(nèi)的存儲單元,鎖存信號也靠著外部地址電路產(chǎn)生。
當要從DRAM芯片中讀出數(shù)據(jù)時,CPU首先將行地址加在A0-A7上,而后送出RAS鎖存信號,
該信號的下降沿將地址鎖存在芯片內(nèi)部。接著將列地址加到芯片的A0-A7上,再送CAS鎖存信號,
也是在信號的下降沿將列地址鎖存在芯片內(nèi)部。然后保持WE=1,則在CAS有效期間數(shù)據(jù)輸出并保持。
當需要把數(shù)據(jù)寫入芯片時,行列地址先后將RAS和CAS鎖存在芯片內(nèi)部,然后,WE有效,加上要寫入的數(shù)據(jù),則將該數(shù)據(jù)寫入選中的存貯單元。
由于電容不可能長期保持電荷不變,必須定時對動態(tài)存儲電路的各存儲單元執(zhí)行重讀操作,以保持電荷穩(wěn)定,
這個過程稱為動態(tài)存儲器刷新。PC/XT機中DRAM的刷新是利用DMA實現(xiàn)的。首先應用可編程定時器8253的計數(shù)器1,
每隔1⒌12μs產(chǎn)生一次DMA請求,該請求加在DMA控制器的0通道上。當DMA控制器0通道的請求得到響應時,
DMA控制器送出到刷新地址信號,對動態(tài)存儲器執(zhí)行讀操作,每讀一次刷新一行。
廈門航拓電氣有限公司
吳明:0592-5072087
手機:18965131360
傳真:0592-5072083
郵箱:411797695@qq.com
QQ:411797695
地址:廈門仙岳路582號16樓A單元